Details

Design für Testbarkeit, Fehlersuche und Zuverlässigkeit


Design für Testbarkeit, Fehlersuche und Zuverlässigkeit

Maßnahmen der nächsten Generation unter Verwendung formaler Techniken
1. Aufl. 2023

von: Sebastian Huhn, Rolf Drechsler

CHF 97.00

Verlag: Springer Vieweg
Format: PDF
Veröffentl.: 02.01.2024
ISBN/EAN: 9783031453199
Sprache: deutsch

Dieses eBook enthält ein Wasserzeichen.

Beschreibungen

<p>In diesem Buch werden mehrere neue Ansätze vorgestellt, die den Weg für die nächste Generation integrierter Schaltungen ebnen, die auch in sicherheitskritischen Anwendungen erfolgreich und zuverlässig integriert werden können. Die Autoren beschreiben neue Maßnahmen zur Bewältigung der steigenden Herausforderungen im Bereich des Designs für Testbarkeit, Fehlersuche und Zuverlässigkeit, die für moderne Schaltungsentwürfe unbedingt erforderlich sind. Insbesondere werden in diesem Buch formale Techniken wie das Satisfiability (SAT)-Problem und das Bounded Model Checking (BMC) kombiniert, um die entstehenden Herausforderungen in Bezug auf die Zunahme des Testdatenvolumens, die Testanwendungszeit und die erforderliche Zuverlässigkeit zu bewältigen. Alle Methoden werden detailliert diskutiert und unter Berücksichtigung von industrie-relevanten Benchmark-Kandidaten ausführlich evaluiert. Alle Maßnahmen wurden in ein gemeinsames Framework integriert, das standardisierte Software/Hardware-Schnittstellen implementiert.<br></p>
<p>Einführung.- Integrierte Schaltungen.- Formale Techniken.- Eingebettete Kompressionsarchitektur für Testzugriffsports.- Optimiertes SAT-basiertes Retargeting für eingebettete Kompression.- Rekonfigurierbare TAP-Controller mit eingebetteter Kompression.- Eingebettete mehrkanalige Testkompression für Tests mit geringer Pin-Anzahl.- Erhöhte Zuverlässigkeit durch formale Techniken.- Fazit und Ausblick.</p>
<p>Sebastian Huhn ist derzeit PostDoc in der Gruppe für Technische Informatik an der Universität Bremen, Deutschland. Sebastian Huhn erhielt 2012 (2014) seinen Bachelor (Master) in Technischer Informatik an der Universität Bremen und promovierte 2020 zum Dr.-Ing.. Daneben ist er als Senior Researcher am Deutschen Forschungszentrum für Künstliche Intelligenz (DFKI) tätig. Seine Forschungsinteressen umfassen Testschnittstellen, formale Methoden, formale Lösungsverfahren, Pattern Retargeting und Zuverlässigkeitsanalyse bzw. -verbesserung von Schaltungen. Seit 2018 ist er im Programmkomitee der International Conference on Design & Technology of Integrated Systems in Nanoscale Era (DTIS), der International Conference on Advances in System Testing and Validation Lifecycle (VALID), des IEEE European Test Symposium (ETS) und der IEEE/ACM International Conference On Computer Aided Design (ICCAD) seit 2020.</p><p></p>Rolf Drechsler ist seit 2011 Leiter der Abteilung Cyber-Physical Systems am Deutschen Forschungszentrum für Künstliche Intelligenz (DFKI). Außerdem ist er seit 2001 ordentlicher Professor am Institut für Informatik der Universität Bremen. Zuvor war er in der Abteilung Corporate Technology der Siemens AG und am Institut für Informatik der Albert-Ludwigs-Universität Freiburg/Breisgau tätig. Rolf Drechsler erhielt das Diplom und den Dr. Phil. Nat. in Informatik an der Goethe-Universität in Frankfurt am Main, Deutschland, 1992 bzw. 1995. Rolf Drechsler konzentriert sich in seiner Forschung am DFKI und in der von ihm geleiteten Gruppe für Rechnerarchitektur am Institut für Informatik der Universität Bremen auf die Entwicklung und den Entwurf von Datenstrukturen und Algorithmen mit dem Schwerpunkt Schaltungs- und Systementwurf.<br><p></p>
In diesem Buch werden mehrere neue Ansätze vorgestellt, die den Weg für die nächste Generation integrierter Schaltungen ebnen, die auch in sicherheitskritischen Anwendungen erfolgreich und zuverlässig integriert werden können. Die Autoren beschreiben neue Maßnahmen zur Bewältigung der steigenden Herausforderungen im Bereich des Designs für Testbarkeit, Fehlersuche und Zuverlässigkeit, die für moderne Schaltungsentwürfe unbedingt erforderlich sind. Insbesondere werden in diesem Buch formale Techniken wie das Satisfiability (SAT)-Problem und das Bounded Model Checking (BMC) kombiniert, um die entstehenden Herausforderungen in Bezug auf die Zunahme des Testdatenvolumens, die Testanwendungszeit und die erforderliche Zuverlässigkeit zu bewältigen. Alle Methoden werden detailliert diskutiert und unter Berücksichtigung von industrie-relevanten Benchmark-Kandidaten ausführlich evaluiert. Alle Maßnahmen wurden in ein gemeinsames Framework integriert, das standardisierte Software/Hardware-Schnittstellen implementiert.<ul><li>Bietet dem Leser eine Kombination aus einem umfassenden Satz formaler Techniken, die verschiedene Aspekte des modernen Entwurfs- und Testablaufs für ICs abdecken und verbessern;</li><li>stellt neu entwickelte heuristische, auf formaler Optimierung und Partitionierung basierende Retargeting-Techniken vor und integriert sie in einen gemeinsamen Rahmen;</li><li>Beschreibt vollständig konforme (in Bezug auf den industriellen De-facto-Standard) Maßnahmen zur Verbesserung der DFT-, DFD- und DFR-Fähigkeiten bei gleichzeitiger Unterstützung standardisierter Datenaustauschformate;</li><li>Enthält neue Maßnahmen zur Behebung von Unzulänglichkeiten bestehender hochmoderner Methoden, einschließlich der Null-Fehler-Erzwingung bei sicherheitskritischen Anwendungen.<br><br></li></ul><div>Die Übersetzung wurde mit Hilfe von künstlicher Intelligenz durchgeführt. Eine anschließende menschliche Überarbeitung erfolgte vor allem in Bezug auf den Inhalt. <br></div><div><br></div><p></p><p></p><p></p><p> </p><ul> </ul><br><br><br>
Bietet dem Leser eine Kombination aus einem umfassenden Satz formaler Techniken Stellt neu entwickelte heuristische Retargeting-Techniken vor und integriert sie in einen gemeinsamen Rahmen Beschreibt vollständig konforme Maßnahmen zur Verbesserung der DFT-, DFD- und DFR-Funktionen

Diese Produkte könnten Sie auch interessieren: